工业控制 | 能源技术 | 汽车电子 | 通信网络 | 安防监控 | 智能电网 | 移动手持 | 无线技术 | 家用电器 | 数字广播 | 消费电子 | 应用软件 | 其他方案

电路设计->信号产生电路图->振荡电路图->由CD4046等构成的PLL合成振荡器电路

由CD4046等构成的PLL合成振荡器电路

作者:dolphin时间:2013-01-14



  图6-15是由CD4046等构成的PLL合成振荡器电路。PLL合成振荡器电路是由基准振荡器、相位比较器、环路滤波器、压控振荡器及可编程分频器等组成。基准振荡器可将1MHZ或100kHZ的晶振模块OSC的输出进行1000或100分频,得到1kHZ信号与N分频电路的输出经CD4046进行比较。CD4046内有两个相位比较器PC1和PC2。PC1是异或逻辑,A与B输入的占空比必须为1:1。因此,在其输入端要使用JK触发器CD4O27进行2分频。PC2为边沿工作的相位比较器。



  压控振荡器是一种多谐振荡器电路,振荡频率在1~399kHZ范围。环路滤波器是决定频率变化响应的重要因素,如只用单节低通滤波器,则达到稳定的时间较长,因此需用电阻R1进行超前补偿。

  可编程分频器采用三个CD4522进行级联,最大分频可达999,数据设定为C-MOS正逻辑电平


评论

技术专区