首页->采样/保持电路
本电路简单实用,通过逻辑输入的高低电平控制电路的采样与保持。当逻辑电平输入为高电平时,场效应管导通,电路进行采样;在保持期间,逻辑电平输入为低电平,此时的场效应管为截止状态。 ......
本电路采用结型场效应管(JFET)Q1和Q2给电容C1提供了一个完善的缓冲。C1是采样与保持电容器。在采样期间,Q1导通,C1通过Q1的源-漏电阻充电。在保持期间,Q1断开。Q2起缓冲作用,以便把Vc反馈到LM10......
本电路中A2构成闭环回路,故该电路的输出电压精度仅有A1决定。通过控制JFET开关的开通于关断,使电路处于采样与保持的不同阶段。 ......
如图所示,当逻辑输入端输入高电平时,三极管截止,电路输出保持;当逻辑输入为低电平时,三极管导通,电路进行采样。再经过运放器的放大作用构成简易实用的高速采样保持放大电路。 ......
JFET采样和保持电路如图所示。电路将输入信号与逻辑电压同时加到采样JFET与保持JFET上,采用输入阻抗与反馈电阻和反馈电容相匹配的办法,使得由于JFET导通时的电阻所引起的误差减至最小。 ......
......
新型的×1000采样与保持电路 如图为新型的×1000采样与保持电路图。该电路输入电压为15V,主要电器元件有:R1~R4分别为100kΩ、2MΩ、1MΩ、1kΩ电阻,两个IN457二极管,C1为电容以及一个uA1......
如图所示为由两个LF198构成的差分输入保持电路。采用两个LF198的目的是利用电路的对称性,消除共模电压对电路产生的影响,使得在保持模式输出为Vs(不含有VCM)。 ......
AD9101是一个非常精确的、通用型、高速采样放大器,其高速和精确采样特性使之可用于分辨率性能相对于频率的一个很宽的范围。在时钟率为125MSPS或50 MSPS时,AD9101分别有8~12bit精确度,是市场上所......