首页->计数器
......
定义集成计数器的高低位,1#芯片为低位(相当于个位);2#芯片为高位,(相当于十位),从低位开始计数,把计数脉冲CP送入1#(低位)集成计数器的CP端。B.寻找进位信号,进位端C发出的就是进位信号,这是从0~9的计数......
图2 先级联后预置数构成的63进制计数器状态转换图......
在这一个问题中,首先,应该扩展计数器的概念。计数不一定从0状态开始计数,可以从任意状态(初值)开始,经历N个有效计数状态,重新回到计数初值,组成一个计数循环,即可组成N进制计数器。用置位法组成N进制计数器,是从置位值......
连线:电源VCC、地GND;使能端有效、M=1作减法计数;连接输出端控制预置数控制端(LD)电路如图1所示。 ......
两位以上的数需要74LS90芯片级连,即低位芯片计数满后,低位的最高位作为进位,送到高一位芯片的CP端。 ......
附图1电路是由12为二进制串行计数器/分频器CD4040和六反相器CD4069等构成的60Hz数字钟时基电路。 ......