首页->时钟(clk)发生器
......
如图所示为PLL脉冲发生电路。该电路为锁相环(PLL)脉冲发生器电路。锁相环对晶振进行分频得1kHz信号作为步进频率,在输出端获得10kHz 999kHz的脉冲波形。集成块74HC4060是内部具有非门和1/2n分频......
采用微处理器的侧试图形发生器电路如图所示。微处理器采用8位微处理器2650,它可以把最长192个字符构成的8类测试信息以5种波特率送出去。 测试信息与其送出的程序一起以256字节隔开存入16K位的PROM2716......
该电路能利用单相方波产生三相方波,三相输出频率范围仅受逻辑能力限制。输出频率为输入频率的六分之一,实际上输入波形不一定为方波,因为双稳触发器可以调整波形。 图中CD4017为十进制输出CMOS计数器,具有复位功能......
如图所示电路是由六反相器CC4069等构成的简易多谐发生器电路。该电路适用于那些频率稳定度和准确性要求不太严格的低频时钟振荡电路。 ......
采用双电源电压,10脚外接电容器能够被短路到地,从而使8038振荡中断,电路采用一个场效应晶体管开关以及和输入选通信号相“与”的二极管,使输出总是其有相同的起始点。......
该电路可获得几兆赫以上高稳定性的正弦波。图中A1和晶振组成振荡电路,A1的输出再经缓冲器A2后输出正弦波信号。 A1为线性放大器,整个电路工作于放大状态。由于采用的晶振特性不同。电路输出频率和电压有所不同,而R2......
如图所示电路,能产生相对于输入脉冲在时间上有延迟的输出脉冲。它只用三个晶体管就能产生延迟脉冲,而普通电路需要四个晶体管。 电路触发前,Q1截止,Q2和Q3导通。输入脉冲使Q1导通,又通过2C3的作用使Q2截止。这种......