首页->采样/保持电路
如图所示为由两个LF198构成的差分输入保持电璐。采用两个LF198的目的是利用电路的对称性,消除共模电压对电路产生的影响,使得在保持模式输出为Vs(不含有VCM)。......
本文介绍的是一款多功能高精度的采样保持电路图,该电路通过使用 OPA615 高带宽、直流恢复电路,高达 320MHz 带宽,+/-5V 电源电压,+/-3.5V 比较器输出电压摆幅,大约14mA 最大Iq.而对于 100......
......
如图所示为AD9100接口的测试板电路。信号VIN输入AD9100的4脚,保持电容和开关内置在器件内,信号经过采样保持放大后由9脚直接输出,也可以经过AD9620缓冲级后输出。时钟输人“CLOCK IN”加到模拟器件公司......
如图所示为AD9101的基本连接电路。AD9101内置有保持电容CHOLD,采样保持控制由CLOCK、CLOCK非完成。按基本连接图的接法,RTN接地则保持放大器增益为4。时钟输入“CLOCK输入”加到模拟器件公司的超快......
如图所示为由AD783与低成本信号调节8位A/D转换器AD670构成的接口电路。由于AD783具有15MHz小信号带宽,因此可以将其用于低于这个频率的信号采集的应用场合。该电路输入信号为载波10.7MHz中频信号(IF)......
脉冲峰值保持电路 ......
长时间存储的取样与保持电路 ......
负峰值保持电路 ......