工业控制 | 能源技术 | 汽车电子 | 通信网络 | 安防监控 | 智能电网 | 移动手持 | 无线技术 | 家用电器 | 数字广播 | 消费电子 | 应用软件 | 其他方案

电路设计->推荐公司电路图->ADI->高性能、双通道IF采样接收机 (CN0140)

高性能、双通道IF采样接收机 (CN0140)

作者:soothmusic时间:2012-10-21

电路功能与优势

本电路提供一种高性能、双通道IF采样接收机;在基站术语中,它也称为主接收机和分集接收机。该下变频接收机使用153.6 MHz的单IF频率,内置一个双通道下变频混频器、数字控制双通道VGA、双通道ADC和时钟频率合成器。该电路接受RF波形输入,输出两路14位分辨率数字数据流。它针对高频IF采样进行了优化,提供79.61 dBc的出色无杂散动态范围(SFDR)性能,高增益设置时采样速率为122.88 MSPS。

图1. 宽带双通道IF采样接收机(原理示意图:仅显示接收机的一半,未显示所有连接和去耦)
 
电路描述

本电路包括RF前端和IF采样接收机,由双通道平衡混频器、宽带IF SAW滤波器、数字控制双通道VGA和双通道ADC组成。本电路还内置频率合成器,用来产生ADC采样时钟。

双通道平衡混频器ADL5356 旨在将主要在1200 MHz至2500 MHz范围内的射频(RF),下变频为30 MHz至450 MHz范围内的低中频(IF)。

RF和LO输入端口已进行交流耦合,用来预防非零直流电压损坏RF巴伦或LO输入电路(ADL5356的一部分)。ADL5356配置为单端LO工作模式,建议LO驱动为0 dBm。混频器的LOSW引脚接地,本电路只使用两个LO通道中的一个(LOI2)。

混频器差分IF接口需要利用上拉扼流圈电感来偏置开集输出,并设置输出阻抗匹配。应适当选择用来将直流电流耦合至IF放大器的扼流圈电感的分流阻抗,以提供所需的输出回损。混频器输出阻抗的实部约为200 Ω,这与许多常用SAW滤波器匹配,而无需变压器。

接收机通道滤波主要由混频器后接的153.6 MHz、20 MHz带宽Epcos B5206型SAW滤波器完成。此滤波器的典型插入损耗(IL)约为9 dB,匹配特性阻抗为100 Ω差分。通过简单的L-C电抗性网络,使该SAW滤波器与混频器200 Ω差分输出和AD8376VGA 150 Ω差分输入阻抗相匹配。

表1突出显示了双通道混频器加SAW滤波器的级联性能。请注意,IP3为三阶交调截点,IP1dB为折合到输入端的−1 dB压缩点,NF为噪声系数。

表1. 双通道混频器加SAW滤波器的级联性能(RF =1950 MHz,LO = 1796.4 MHz,IF = 153.6 MHz,RF功率 = -10 dBm,LO功率 = 0 dBm)
双通道、高输出线性VGA AD8376针对ADC接口进行了优化,提供24 dB的接收机增益控制。两个独立的5位二进制码以1 dB步进改变各衰减器的设置,使得各放大器的增益设置范围为+20 dB至−4 dB。在可用的24 dB增益范围内,输出三阶交调截点(IP3)和本底噪声基本上保持不变。对于接收机增益改变时需保持恒定瞬时动态范围的可变增益接收机而言,这一特性很重要。采用2 V峰峰值复合信号时,AD8376和随后的抗混叠滤波器的输出IP3超过50 dBm。

AD8376提供150 Ω输入阻抗,经过调整,用于驱动150 Ω负载阻抗。开集输出结构要求通过外部偏置网络实现直流偏置。每个通道输出端均采用一组1 μH扼流圈电感,用来向开集输出引脚提供偏置。模数转换之前的DGA输出端配有经过优化的差分四阶带通抗混叠滤波器。请注意,抗混叠滤波器采用大约300 Ω的分流输入和输出电阻端接。滤波器输入端的分流电阻为309 Ω,输出端的分流电阻为330 Ω(由两个165 Ω偏置设置电阻组成);二者共同向AD8376提供150 Ω标称负载阻抗。

带通抗混叠滤波器用来衰减奈奎斯特频率区域之外的AD8376输出噪声。一般而言,若使用一个阶数合适的抗混叠滤波器,SNR性能会提高数个dB。该抗混叠滤波器由一个四阶巴特沃兹滤波器和一个谐振回路组成。谐振回路通过谐振消除ADC负载的容性部分,有助于确保ADC输入在目标中心频率看起来像一个真正的电阻(参见应用笔记AN-742和AN-827)。此外,交流耦合电容和偏置扼流圈会将更多零点引入传递函数。整体频率响应呈现出带通特性,有助于抑制目标奈奎斯特频率区域外的噪声。该滤波器提供20 MHz通带,中心频率为153.6 MHz,平坦度为0.3 dB,插入损耗约为3 dB。

所用ADC为14位AD9258,其采样速率最高可达125 MSPS。AD9258的模拟输入端由AD8376通过带通抗混叠滤波器驱动。ADC采样速率设置为122.88 MSPS,满量程输入范围为2 V峰峰值。AD9258差分时钟信号由一个带片内VCO的时钟产生ICAD9517-4提供。为实现低抖动,使用LVPECL电平输出OUT0。AD9517-4利用其内部VCO频率1474.56 MHz,产生用于ADC的122.88 MHz输出时钟。利用ADISimCLK™ 仿真软件设计的环路滤波器提供60 kHz截止频率和50°相位余量,使得时序抖动约为160 fs均方根值。假设输入频率为153.6 MHz,利用公式SNR = 20 log(1/2π × fIN × tj)可知,此抖动相当于76 dB的理论SNR。

利用此电路,在最大增益时可实现79.61 dBc的出色SFDR性能(153.6 MHz),如图2所示。

图2. 图1电路的单音性能测量结果:1950 MHz RF输入信号,采样频率 = 122.88 MSPS,IF输入 = 153.6 MHz
 
常见变化

前端LNA和衰减器未包括在本电路中,但可以轻松地与混频器ADL5356的50 Ω单端RF输入接口。完整的接收机设计可能需要纳入ADL5521/ADL5523 LNA。

标准配置使用ADL5356,可以接收1.2 GHz至2.4 GHz范围内的RF信号,但也可以使用混频器ADL5358,支持500 MHz至1700 MHz的RF输入频率。

Epcos (www.epcos.com) SAW滤波器接在混频器之后,提供必要的通道选择功能,带宽范围为20 MHz至40 MHz,具体取决于所选的滤波器。所示电路使用20 MHz带宽、153.6 MHz中心频率SAW滤波器(产品型号:B5206),但也可以使用其它引脚兼容的滤波器。

在SAW滤波器匹配和抗混叠滤波器实施方案中,可能还需要考虑一些经验优化方法,帮助补偿实际的PCB寄生效应。关于级间滤波器设计的详细信息,请参考应用笔记AN-742和AN-827。

为确保频带响应的可重复性,SAW滤波器匹配元件和抗混叠滤波器建议使用1%电容。此外,推荐使用Coilcraft 0603CS或类似的电感。其它电阻、电容和电感的精度可以为10%。

为了使本文所讨论的电路达到理想的性能,必须采用出色的布线、接地和去耦技术。至少应采用四层PCB:一层为接地层,一层为电源层,另两层为信号层。

所有IC电源引脚都必须采用0.01 μF至0.1 μF的低电感多层陶瓷电容(MLCC)去耦至接地层(为简明起见,图中未显示),并应遵循各数据手册和教程MT-101的相关建议。

有关布线方式和关键器件定位的建议,请参考产品评估板,可以通过器件的产品页面查询评估板。

即使AD8376和AD9258(或其它ADC)采用不同电源供电,因为ADC的输入信号为交流耦合信号,所以时序控制也不是问题。



评论

技术专区