工业控制 | 能源技术 | 汽车电子 | 通信网络 | 安防监控 | 智能电网 | 移动手持 | 无线技术 | 家用电器 | 数字广播 | 消费电子 | 应用软件 | 其他方案

电路设计->基础电路图->其他基础电路图->时钟合成器可降低产品成本

时钟合成器可降低产品成本

作者:dolphin时间:2012-11-09

 生产商:美国迈瑞半导体公司 Micrel Semiconductor

 产品说明:

精密低抖动时钟系统级芯片(SoC)综合器SY89537L和SY89538L能为系统时序生成提供极高的集成度。SY89537L和SY89538L均含有可接收晶振或参考输入的锁相环(PLL)、多时钟分配器、4个低电压伪发射极耦合逻辑(LVPECL)输出以及1个低电压差分信号(LVDS)输出。
两款时钟综合器均具有PLL前端,能够通过一个晶振或时钟参考输入合成时钟信号。输出频率可通过一组6位并行控制总线编程设定在29MHz至756MHz之间。此外每个LVPECL输出和LVDS输出组都能在两种时钟频率间转换,因而适于作为需要兼容老产品的接口卡或可选时序接口卡的时钟源。
SY89537L和SY89538L采用3.3V±10%电源,工作温度范围在-40℃至85℃之间,TJ性能峰-峰间不超过100100-ps。此外该产品在输入多路复用器上所具有的独特绝缘性可减少串扰,如抖动不超过0.7ps rms。



评论

技术专区