工业控制 | 能源技术 | 汽车电子 | 通信网络 | 安防监控 | 智能电网 | 移动手持 | 无线技术 | 家用电器 | 数字广播 | 消费电子 | 应用软件 | 其他方案

电路设计->基础电路图->其他基础电路图->主板时钟电路的工作原理示意图

主板时钟电路的工作原理示意图

作者:dolphin时间:2017-02-13

所示为主板时钟电路的工作原理示意图。
图中3.3 V或2.5 V电压是时钟电路能够正常工作的前提条件,是时钟信号发生器芯片的电压源.
3.3 V或2.5 V经电赙器送入时钟发生器芯片后,时钟发生器起振14.318 MHz的晶体作为时钟艘生器的
谐振元件。当主板正常工作时,晶振的两个引脚应有约1 V直流电压。
通常,3.3 V电压由AIX电源橙色线直接提供,2.5 V电压是3.3 V电压经过直流稳压器得到的。
当3.3 V、2.5 V供电电压启动后,时钟信号发生器芯片内部振荡器开始工作,并形成14.318 MHz
的时钟信号。该信号经过其内部升频、降频等处理后,得到不同数值的时钟频率(如14.318 MH2、33 MH、
48 MHz等),然后经时钟信号发生器芯片的引脚输出,再经芯片外围的限流小阻值电阻器(22 n、33 n
等)后分别送到主板的各个模块,为其提供时钟频率。



评论

技术专区