工业控制 | 能源技术 | 汽车电子 | 通信网络 | 安防监控 | 智能电网 | 移动手持 | 无线技术 | 家用电器 | 数字广播 | 消费电子 | 应用软件 | 其他方案

电路设计->综合电路图->综合电路图->并联通道的连续性检验电路原理图

并联通道的连续性检验电路原理图

作者:dolphin时间:2012-07-26

  输入网络由R1、R2、R3和实验电路组成。这个网络为Q1A的基极提供了一个输入电压,其电平取决于实验电路的电阻值。加到差动放大器的一边上的射极输出器Q1A的输出与由R10和R11产生的基准电压比较,并由射极输出器QtB使之与差动放大器晶体管Q2B隔离开来。在Q2A集电极上的差动放大器输出,用来激励电平指示器Qs.此指示器基准电平由齐纳二极管D1保持恒定。当实验电路的电阻大于标称值时,Q3集电极上的输出为一正电压,小于标称值时,输出为低电位。

并联通道的连续性检验电路



评论

技术专区