工业控制 | 能源技术 | 汽车电子 | 通信网络 | 安防监控 | 智能电网 | 移动手持 | 无线技术 | 家用电器 | 数字广播 | 消费电子 | 应用软件 | 其他方案

电路设计->音频电路图->音响IC电路图->M50194的内部电路原理

M50194的内部电路原理

作者:dolphin时间:2013-11-22

30.M50194的内部电路原理.gif

M501.94AP的A/D、D/A调制和解调也采用自适应增量调制技术。与单延时电路不
同的是,它有5个D/A解调器,能输出5个延迟时间不同的信号,故日“多抽头”。它内
设20k的静态存储器(SRAM),最高取样频率达500kHz,失真度为0,30%,输出噪声为
一90dB,频响达10kH。图5.∞是它的内电路原理。
M50194有M50194P和M50194AP两种后辍型号,前者在回声模式时的延迟时间比
后者短,这点在使用时需加注意oM50194AP可工作于混响、回声和环绕声三种模式,工
作模式可由10、1 1脚电平控制,见表5-16 0在环绕声和回声模式时,各有6种延迟时间
可供选择;在混响模式时有两种组合方式,各输出5个延迟时间不同的信号。延迟时间不
同时,取样频率也不相同。延迟时间由12~14脚的电平控制,与之相对应的延迟时间等
如表5-17所示。延迟时间和功能也可以用微机控制,这时需将8脚置高电平。


关键词: 原理 电路 内部 M50194

评论

技术专区