工业控制 | 能源技术 | 汽车电子 | 通信网络 | 安防监控 | 智能电网 | 移动手持 | 无线技术 | 家用电器 | 数字广播 | 消费电子 | 应用软件 | 其他方案

电路设计->光电电路图->其他光电实用电路图->业界首款56Gbps的脉冲幅度调制芯片

业界首款56Gbps的脉冲幅度调制芯片

作者:angelazhang时间:2015-10-17

安华高科技(NASDAQ:AVGO)宣布并展示了业界首款基于光或者铜线连接的56Gbps的脉冲幅度调制芯片PMA4SerDes,该产品支持下一代的路由交换技术。基于28nm和16FF+处理技术的PAM4 SerDes芯片可以帮助OEM客户设计开发ASIC SoC解决方案。


PAM4技术可以使未来的核心/城域路由器和超大规模数据中心的每个SerDes通道链路全双工吞吐量比例增加一倍多,从25Gbps增加至56Gbps。机架级的应用也将特别受益于PAM4技术,实现其在空间,功耗,成本和简化布线的优势。


“Avago自豪地推出了业界首个56Gbps的PAM4 SerDes,引领进入一个新的SerDes互连技术的互联网应用时代,”Avago的高级副总裁兼ASIC产品事业部总经理Frank Ostojic介绍到: “我们的客户,其中许多人都把Avago的业界领先的SerDes作为行业标准,正在利用PAM4的SerDes内核来设计最佳的ASIC解决方案,以满足数据中心和服务提供商网络的爆炸性增长。”


Avago 56Gbps PAM4的SerDes支持各种铜缆和光纤互连,可以用于芯片互联,芯片到模块互联,低成本的直连电缆和最低35dB损耗的铜线背板等应用。该SerDes可支持从1Gbps到56Gbps各种工作速率,包括现有的10G/25G/40G/50G/100G以太网、光纤通道、和 OIF CEI NRZ速率等,并提供投资保护,和一个forward-looking 结构路径给网络计算系统供应商和大型数据中心的公司。


针对新兴的OIF CEI-56G-VSR和IEEE802.3bs(400GE)电气标准定义的下一代芯片到模块互连,Avago 56Gbps PAM4的SerDes提供一个额外的优势,即使同一PAM4信号部署在正面和背面接口,从而提高了SoC使用的灵活性和可重用性。


Avago56Gbps PAM4的SerDes基于硅和PRBS31标准,在各种互连中速率高达56Gbps,从而降低ASIC开发风险,加快客户的系统开发。



评论

技术专区